

Classe : T-2/I-2

Nom: Zambon

Prénom : Vanida

Date: 26.04.2018

8

Problème nº 1 (interfaçage C - assembleur)

a) Lors de l'implémentation de fonction réentrante, il est interdit d'utiliser des variables globales non-constantes. Argumentez cette règle.

Si ce n'est pas le cos, cha peut poon des problèmes de appresent concurrence of, work lesquels?

decès à une donnée portogée

b) Codez en assembleur la fonction **process** ci-dessous. Note : les « int » ont 32 bits.

typedef long (\*oper\_t) (int p1, int p2, loss);

void process (int a1, int a2, int a3, oper\_t oper) { oper(a1, a2-a3); }

push {Ir, to ok

oub r1, r1, r2 // d2=d2-a3 or1

blx r3

Il vier de plus à faire...

pop { pc, record}

c) Codez en assembleur la fonction add ci-dessous. Note : les « int » ont 32 bits

int add (int a1, int a2) { return (a1 + a2); }

add: push{|r}

add to, to, t1 // ro=ro+r1;

bob { bc}?

d) Lors d'une session de debugging, les développeurs ont rencontré des difficultés avec l'exécution de la fonction **fnct2** ci-dessous.

```
int fnct2 (int a1, int a2, int a3, int a4, int a5, int a6)
{
    return a1 + a3 + fnct3(a3, a4*a5, a6);
}
```

Afin de trouver l'erreur, ils ont désassemblé la fonction **fnct2** à l'aide du debugger GDB, dont voici une partie du code désassemblé :

```
01 fnct2:

02 nop

03 push {r4,r8,lr}

04 add r8, r0, r2

05 ...
```

A l'aide de ce même débugger, ils ont « dumpé » une partie de la pile et des registres du processeur. Le graphique ci-dessous représente l'état du processeur (registres et pile sur 32 bits) lorsqu'ils arrêtent l'exécution de la fonction à la ligne n° 04 du code désassemblé ci-dessus.

|                    |             |                      | \   |    |             |
|--------------------|-------------|----------------------|-----|----|-------------|
| low address        | 0x80ff'fe54 |                      | \   |    |             |
|                    | 0x80ff'fe58 | 79                   | \   | RO | 58          |
|                    | 0x80ff'fe5c | 313                  |     | R1 | 125         |
|                    | 0x80ff'fe60 | 0x8000'1280          |     | R2 | 15          |
|                    | 0x80ff'fe64 | 25                   |     | R3 | 38          |
|                    | 0x80ff'fe68 | 176                  |     | R4 | 74          |
| SP (à la ligne 04) | 0x80ff'fe6c | 74                   | الم | R5 | 100         |
|                    | 0x80ff'fe70 | 101                  | 1-8 | R6 | 75          |
|                    | 0x80ff'fe74 | 0x80 <b>00\1</b> 258 | 112 | R7 | 88          |
|                    | 0x80ff'fe78 | / 87                 |     |    | ***         |
|                    | 0x80ff'fe7c | 93                   |     | SP | 0x80ff'fe6c |
| high address       | 0x80ff'fe80 |                      |     |    | •••         |

Ils souhaitent maintenant connaître la valeur de chacun des arguments de la fonction lors de son appel. Pouvez-vous indiquer la valeur des paramètres a1 à a6 :



[Gac/04.2018] T-2/I-2

#### Problème nº 2 (Interruptions)

a) Expliquez à l'aide d'un graphique la commutation de contexte d'interruption (sauvegarde et restauration) ainsi que les opérations effectuées à chaque étape du traitement dès la levée de Commutation de outente l'interruption.



b) Implémentez en assembleur les opérations que l'on doit effectuer dans la routine de traitement d'interruption de 1<sup>er</sup> niveau en assembleur (irq handler). Cette routine appellera de manière indirecte la routine de traitement de 1er niveau en C, via le pointeur de fonction stocker dans la Sub (1) 12, 1+> variable « flih ».

irq handler:

c) Expliquez comment le μP ARM am3358 de TI (μP ARM Cortex-A8) va pouvoir trouver et appeler la routine de traitement d'interruption irq\_handler ci-dessus.

Se pl possède une table de verteur d'intemption qui lie choque type d'ensur l'apris l'aurin identifier en poitie via l'INTC), à une adhesse de noutire de traitement d'intemption.

En possourront la Kable avec le code de l'ensur, l'pl peut donc trouver et appelle la noutire de traitement.

d) Expliquez la raison pour laquelle les µP ARM disposent de plusieurs modes d'opération.

Cotoins périphériques / fonctions ne doivent paso être disposibles pour chapter des notes d'apérations vaulés.

De plus le troitement des interruptions peut settent fonctionner de différentes montéres souleuret le mode utillois.

( je n'où aucure idia de a que à coire ) par moins c'est vroi l'accorde de la pase à coire ) par moins c'est vroi l'accorde de la pase à coire ) par moins c'est vroi l'accorde de la pase à coire ) par moins c'est vroi l'accorde de la pase à coire ) par moins c'est vroi l'accorde de la pase à coire ) par moins c'est vroi l'accorde de la pase à coire ) par moins c'est vroi l'accorde de la pase à coire de la pase de la pase à coire l'accorde de la pase à coire la pase de la pase de la pase à coire de la pase de la pase à coire la pase de la pase de la pase à coire de la pase de la pase

Page 4 / 9

[Gac/04.2018] T-2/I-2

#### Problème nº 3 (Interruptions)

Hardwore

10 a) Les µP ARM ne disposent que de 2 lignes d'interruptions au niveau du core, la ligne IRQ et la ligne FIQ. Décrivez à l'aide d'une figure la solution mise en œuvre pour le µP AM3358 pour connecter une centaine de périphériques internes et 128 périphériques externes au système d'interruption du µP ARM Cortex A8.



b) Indiquez, pour les 3 composants principaux de la question précédente, la méthode utilisée pour identifier la source d'interruption (vectorisé, priorité ou scrutation) et argumentez votre choix.

uP: priorité l'il possède 2 lignes, une prioritaire (FIQ) et une "nousle! (IRQ). 12 n'a pos bearin de consite directement l'arigine de l'interreption con cela est trulte ou riveris de VINTC

INTC: rectorise d'a l'aide d'un controller et de ligre dédiée vers doque GP10/interne I/o, il peut identifier efficiement le type d'intemption.

GPIO ( poutation: VGPIO doit interroger Jaque périptérique esclent les uns après les autres pour déférir l'origine de l'interruption et fournir son code à l'INTC c) Expliquez ce qu'est la « gigue d'interruption » et indiquez la raison principale à son origine.

gique d'interruption - voivilion timo le tempo ente l'interruption et le troitement de la noutire (= laterce variable)

Cotte devière peut être hès différente suivant le temps effectué pour terminar l'induction en cours, nois survout suivont le temps que les composents restert dons l'état où ils re pewent pos kommettre d'interruption, de temps de commutation de contente est voisible Explenent, mors dons une motable neoure.

Page 5 / 9 [Gac/04.2018] T-2/I-2

# Problème nº 4 (Interruptions)

a, b et c sont des variables de type int32\_t et nous utilisons un système « multithreads » préemptif. Considérez le code ci-dessous :

```
void f() {
    // ...
    a = 10;
    b = 20;
    c = a + b;
    b = b + 1;
}
```

a) Si a, b et c sont des variables locales, quelles sont les valeurs possibles pour a, b et c à la fin de ce code ? Expliquez votre réponse.

$$a = 10$$
,  $b = 20$ ,  $c = 30$ 

2 -> Soo uniables sort locales, les suites threads n'ort donc duain effet our les opérations. En

b) Quelles sont les valeurs possibles pour a, b et c si a, b et c sont des variables globales et que d'autres fonctions ont également accès à ces variables ? Expliquez votre réponse.

a, b et a pewert avoir des volums que difficilement prévioibles et deque testative visque de merer à des résultats différents.

2 En perant conne simple exemple une fortien g() f a = 20; }

a pours dons prendre les volums 10 ou 20 suivents si f au g a été appelé en derien par l'un des threads.

Cet effet s'aggresse encare plus pour les outres opérations,

[Gac/04.2018] T-2/I-2 Page 6 / 9

c) Quelles sont les valeurs possibles pour a, b et c si a, b et c sont des variables **globales**, mais que seule la fonction f modifie ces variables et que f est appelée n fois (n > 1). Expliquez votre réponse.

d=10: n'est touché que par une affectation simple

6=[21; 20+n]: ai on jamples 2 throats affection la peut ête mis à gour par un autre throat
alors que le throat consit visit juste de récupérer son arciene valeur et l'énémente;

Après 2 appels, on poursait dans avoir la valeur 21 au 22, Après n'appel,

c'est encore pleus imprissibles

C = [30; 30+0]; mile oi un thread effective l'affectation a+b, ile est possible qu'un autre thread sie digit la ligre b=6+1.

d) Dans les 3 situations ci-dessus, s'il y a plusieurs valeurs possibles pour une variable, expliquez comment remédier à cela et faire en sorte qu'il n'y a qu'une seule valeur possible.

Il fout rendre les grénations pot-utoriques sur ces voisibles mutuellement exclusive, sedim citéque « voisible postropées

On s'aiule en général pour celu avec des sémaphores.

e) Expliquez la raison pour laquelle le déclenchement des interruptions n'est pas optimal pour protéger des sections critiques et citez un mécanisme approprié pour ce type d'opération.

Le déclanchement d'intemplier pas indivitoré l'oujet à une laterce) et peut l'une problèmatique ai elle se dénaule au milieur d'une opération, et jist.

- bloque perdont trop laysterne

[Gac/04.2018] T-2/I-2 Page 7 / 9

- produit hop de gitter

Problème nº 5 (Système d'exploitation - noyau)

a) Implémentez un type en C, pour représenter les états d'un thread pour un mini-noyau coopératif. Donnez une petite description de l'état.

enum state { READY, RUNNING, BLOCKED, TERMINATE }

L) & thread est from et diopo pour, the prendue la moin

-> le thread est actuellement actif

is be thread eat en attente ( of an input, essentiellement)

- le thead et Kelminée.

b) Implémentez en assembleur la méthode transfert exécutant la commutation de contexte entre 2 tâches (threads) 
void transfer (struct context\* former\_task, struct context\* new task);

transfer:

1 ui

pop { 8, pc, re-r12}

c) Décrivez en quelques lignes les différences entre thread et processus

Un thread possède une némoire et des données protogées avec d'autres threads,

11 Un processus et plus "lourd", on considère généralement qu'1 processus est composé

de phiaeuro Massilo.

poore intel of potja-

- espece portogé pour Ethend - especie protégé pour processus

d) Définissez la structure C minimale représentant un sémaphore, composant indispensable d'un OS

struct sena { struct tob\* next;

On ajoute également ponfois un pointeur uns le prodoin senaphore, "Shoul sena" pext- a" rollis de n'est por indispensable.

e) Implémentez en C la méthode « sema\_signal() » permettant de libérer le sémaphore on considée une structure sens, applée "sens", dés déficie.

void sema-signal() of

send. count ++;

if ( send, next != 0) {

send. next, state = READY; We problem TCB peut poocen,

send. next = send. next. next}